1403/02/14
هادی جهانی راد

هادی جهانی راد

مرتبه علمی: دانشیار
ارکید:
تحصیلات: دکترای تخصصی
اسکاپوس: 35731327400
دانشکده: دانشکده مهندسی
نشانی: سنندج - خیابان پاسداران - دانشگاه کردستان - دانشکده مهندسی - ساختمان شماره 1 - اتاق 212
تلفن:

مشخصات پژوهش

عنوان
شبیه سازی یک سلول تمام جمع کننده یک بیتی CMOS با توان پایین و کارایی بالا
نوع پژوهش
مقاله ارائه شده کنفرانسی
کلیدواژه‌ها
مدارات CMOS ، VLSI ، تمام جمع کننده، طراحی مدار پل، توان پایین
سال 1397
پژوهشگران فرزاد مولودی ، رضا قره اوغلانی ، هادی جهانی راد

چکیده

در این مقاله یک تمام جمع کننده توان کم با کارایی بالا با استفاده از سبک طراحی جدید پل پیشنهاد شده است. سبک طراحی پل دارای نظم بیشتر و چگالی بیشتر نسبت به طراحی CMOS متداول و همچنین تلفات توان پایین تر، با استفاده از برخی ترانزیستورها، ترانزیستورهای پل نامیده می شود. نتایج شبیه سازی نشان دهنده برتری بودن طرح پیشنهاد شده در برابر CMOS معمولی 1 بیتی با توجه به توان، تاخیر است. ما شبیه سازی ها را با استفاده از HSPICE در یک تکنولوژی CMOS استاندارد 180 نانومتر انجام دادیم و با تغییرات ولتاژ تغذیه از0/65 ولت تا 1/5 ولت با دمای اتاق انجام شده است