در سیستم های کامپیوتری دیجیتال جمع کننده ها پایه اصلی هستند. عملیات حسابداری به طور گسترده ای در اکثر سیستم های کامپیوتری دیجیتال مورد استفاده قرار می گیرد. بنابراین، سلول یک بیتی جمع کننده ها مهم ترین بلوک برای محاسبات یک سیستم است. از این رو برای بهبود عملکرد سیستم کامپیوتری دیجیتال، ابتدا بایستی سلول تمام جمع کننده را ارتقا دهیم. همیشه در میان طراحی پارامتر تاخیر و توان در VLSI Design همواره یک اختلاف وجود دارد. برای رسیدن به سرعت های بالا، روش های طراحی Hybrid-DCVSL با دقت بالا برای ساخت سلول جمع کننده در این کار استفاده می شود. استاتیک CMOS ، جمع کننده DCVSL با سلول ترکیبی هیبریدی مبتنی بر XOR و XNOR برای تاخیر، اتلاف انرژی و تعداد ترانزیستور استفاده شده مقایسه شده است. جمع کننده های هیبریدی با استفاده از گیت های DCVSL طراحی شده است. این طرح با تکنولوژی CMOS 180nm با HSPICE انجام گرفته است.