این مقاله یک الگوریتم خوشه بندی خودکار گیت های مدار آسنکرون را بر مبنای شناسایی رفتار گیت ها و سطوح عملیاتی گیت های موجود با هدف حفظ زنده بودن، حفظ عملکرد، کاهش تاخیر ورودی به خروجی و کاهش مساحت مصرفی مدار ارائه می دهد. این الگوریتم از ویژگی زبان های توصیف سخت افزاراستفاده می کند و در سطح انتقال رجیستر RTL خوشه بندی را انجام می دهد. این الگوریتم بر روی همه ی مدارهای دیجیتال قابل اعمال است. نتایج شبیه سازی نشان می دهد که الگوریتم ارائه شده برای مدارهای معیارISCASکاهش مساحت و زمان اجرا را به صورت متوسط 5/517 و 31/417 درصد نسبت به الگوریتم های پیشین بهبود می دهد