1403/02/14
هادی جهانی راد

هادی جهانی راد

مرتبه علمی: دانشیار
ارکید:
تحصیلات: دکترای تخصصی
اسکاپوس: 35731327400
دانشکده: دانشکده مهندسی
نشانی: سنندج - خیابان پاسداران - دانشگاه کردستان - دانشکده مهندسی - ساختمان شماره 1 - اتاق 212
تلفن:

مشخصات پژوهش

عنوان
طراحی معماری BIST جهت تست و مکان یابی خطا در LUT در تراشه FPGA
نوع پژوهش
مقاله ارائه شده کنفرانسی
کلیدواژه‌ها
FPGA، خودآزمونگر داخلی، BIST، مقایسه کننده، LUT
سال 1396
پژوهشگران هادی جهانی راد ، هانیه کرم

چکیده

امروزه آزمون قطعات دیجیتالی از اهمیت خاصی برخوردار است. از این رو روش های زیادی جهت تست خطا در این تراشه ها ارائه شده است. یکی از بهترین روش ها، خودتست کنندگی داخلی است. ما دراین مقاله یک روش مقایسه ای جهت پیاده سازی این نوع آزمون، بر روی LUT های تراشه صنعتی FPGA ارائه داده ایم. جهت بررسی این روش، ما به کمک نرم افزار HSPICE آزمون ارائه شده را برروی LUT ها با سایز 45 نانومتر پیاده سازی کرده ایم. از مزایای این روش می توان به پوشش بالای خطا و سربار معقول سخت افزاری اشاره کرد.